ARM Cortex-A55 - ARM Cortex-A55

ARM Cortex-A55
Informação geral
Lançado 2017
Projetado por ARM Holdings
Cache
Cache L1 32–128  KB (16–64 KB I-cache com paridade, 16–64 KB D-cache) por núcleo
Cache L2 64–256 KB
Cache L3 512 KB - 4 MB
Arquitetura e classificação
Aplicativo Móvel
Microarquitetura ARMv8.2-A
Especificações físicas
Núcleos
Produtos, modelos, variantes
Nome (s) do código do produto
História
Antecessor ARM Cortex-A53
Sucessor ARM Cortex-A510

A ARM Cortex-A55 é uma microarquitetura implementação do ARMv8.2-A 64-bit conjunto de instruções desenhado por ARM Holdings ' Cambridge centro de design. O Cortex-A55 é um pipeline superescalar de decodificação de 2 largos em ordem .

Projeto

O Cortex-A55 serve como o sucessor do ARM Cortex-A53 , projetado para melhorar o desempenho e a eficiência energética em relação ao A53. A ARM declarou que o A55 deve ter eficiência de energia 15% melhor e desempenho 18% maior em relação ao A53. O acesso à memória e a previsão de ramificação também foram melhorados em relação ao A53.

Os núcleos Cortex-A75 e Cortex-A55 são os primeiros produtos a oferecer suporte à tecnologia DynamIQ da ARM . A sucessora de big.LITTLE , essa tecnologia foi projetada para ser mais flexível e escalonável ao projetar produtos multi-core.

Licenciamento

O Cortex-A55 está disponível como núcleo SIP para licenciados e seu design o torna adequado para integração com outros núcleos SIP (por exemplo , GPU , controlador de exibição , DSP , processador de imagem , etc.) em um dado constituindo um sistema em um chip (SoC )

A ARM também colaborou com a Qualcomm para uma versão semi-customizada do Cortex-A55, usado no núcleo da CPU Kryo 385 . Esse núcleo semipersonalizado também é usado em alguns SoCs de médio porte da Qualcomm, como Kryo 360 Silver e Kryo 460 Silver .

Referências